PCI-SIG confirma que PCIe 8.0 irá transferir 1 TB/s de dados bidirecionais

O PCI-SIG, consórcio responsável pelo desenvolvimento do padrão PCI Express, confirmou o avanço do PCIe 8.0. A versão 0.3 da especificação já foi disponibilizada aos membros, marcando o primeiro rascunho formal do grupo de trabalho. O cronograma prevê que o padrão seja finalizado em 2028.

A principal evolução é a capacidade de atingir 256 GT/s por linha, o que se traduz em 512 GB/s em cada direção em um slot x16. Isso equivale a 1 TeraByte por segundo de transferência bidirecional, um salto expressivo frente às gerações anteriores.

Reprodução/PCI-SIG

Comparação com versões anteriores

O PCIe 8.0 dobra a velocidade em relação ao PCIe 7.0 e quadruplica a taxa do PCIe 6.0. Para efeito prático, essa evolução amplia as possibilidades de servidores, estações de trabalho avançadas, data centers de inteligência artificial e aplicações de computação de alto desempenho (HPC).

A tabela oficial mostra como o ganho se distribui por número de linhas. Em configurações menores, como x1 e x4, o ganho também é significativo, mas é no formato x16 que a tecnologia atinge todo o potencial de largura de banda.

Evolução do PCI Express

Geração Ano de lançamento Taxa por lane (x1) Largura de banda x16 Situação atual
PCIe 1.0 2003 250 MB/s 4 GB/s Obsoleto, presente apenas em sistemas muito antigos
PCIe 2.0 2007 500 MB/s 8 GB/s Ainda visto em PCs antigos, substituído em massa
PCIe 3.0 2010 1 GB/s 16 GB/s Ainda comum em muitas máquinas, mas já sendo superado
PCIe 4.0 2017 2 GB/s 32 GB/s Muito utilizado em SSDs NVMe e placas de vídeo atuais
PCIe 5.0 2019 4 GB/s 64 GB/s Começa a aparecer em GPUs de última geração e SSDs topo de linha
PCIe 6.0 2022 8 GB/s 128 GB/s Especificação finalizada, mas ainda sem placas comerciais amplamente disponíveis
PCIe 7.0 2025 (previsto) 16 GB/s 256 GB/s Em desenvolvimento, lançamento estimado para meados da década
PCIe 8.0 2028 (previsto) 32 GB/s 1 TB/s Especificação em rascunho (v0.3), prevista para finalização em 2028

Ofertas do dia:

Prioridades além da velocidade

Como é possível concluir, os responsáveis pela especificação não querem só aumentar a taxa de dados. Há também um esforço para manter compatibilidade retroativa com versões anteriores do PCIe, assim como reduzir consumo energético e aperfeiçoar protocolos de correção de erros.

Graças à dedicação dos grupos de trabalho, estamos desenvolvendo um interconector de alta largura de banda e baixa latência, capaz de impulsionar a próxima geração de tecnologias como IA, redes de alta velocidade, edge computing e até aplicações em computação quântica

Al Yanes, presidente do PCI-SIG

Além disso, o grupo estuda novas soluções de conectores e mantém em avaliação o uso de links ópticos, que podem ampliar alcance e eficiência, embora ainda tenham barreiras de custo e interoperabilidade.

Reprodução/MSI

Situação atual do mercado

Apesar do anúncio do PCIe 8.0, é importante lembrar que o mercado ainda não dispõe de placas comerciais com suporte ao PCIe 6.0. Hoje, a maioria dos produtos de consumo e mesmo grande parte dos servidores de alto desempenho ainda operam em PCIe 5.0, enquanto fabricantes de componentes começam a se preparar para a chegada do 6.0.

Isso significa que o novo padrão anunciado é uma projeção de longo prazo. Até 2028, quando o PCIe 8.0 deve ser oficializado, a indústria ainda precisará consolidar as duas gerações anteriores.

Tal intervalo permitirá que fornecedores de processadores, GPUs e dispositivos de armazenamento adaptem suas linhas para tirar proveito da largura de banda crescente.

Leia também:

Perspectivas até 2028

Os fabricantes de chips, placas-mãe e sistemas já avaliam como o novo padrão pode ser incorporado em seus roadmaps de produtos. A expectativa é que, até a versão final, haja avanços em confiabilidade e latência, permitindo que o PCIe 8.0 seja aplicado tanto em soluções corporativas quanto em segmentos emergentes.

Com a confirmação dessa taxa de 1 TB/s, o PCI Express segue consolidado como a principal tecnologia de interconexão da indústria, preparando o terreno para as próximas demandas de desempenho computacional.

Fonte: PCI-SIG

Deixe um comentário

O seu endereço de e-mail não será publicado. Campos obrigatórios são marcados com *

Rolar para cima